原文服务方: 航空计算技术       
摘要:
DDR3 SDRAM作为FPGA的高速数据存储器,在嵌入式信号处理计算机中有广泛的应用.详细介绍了FP-GA-DDR3电路的设计方法,包括原理设计、供电设计、信号完整性设计等.对DDR3硬件链路的信号进行了测量分析,并结合DDR3的访存特性,设计测试向量,对DDR3的读写性能进行了详细测试,结果表明:FPGA-DDR3电路的各类信号均符合JESD79-3规范要求,读写带宽满足嵌入式信号处理的应用需求.
推荐文章
Virtex-7 FPGA DDR3电路的设计与仿真研究
Virtex-7FPGA
DDR3
拓扑
信号完整性
阻抗控制
基于FPGA的硬件测试电路设计
硬件电路
测试技术
FPGA
仿真测试
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA-DDR3电路设计与测试验证
来源期刊 航空计算技术 学科
关键词 读写带宽 信号完整性 FPGA DDR3SDRAM
年,卷(期) 2019,(6) 所属期刊栏目 计算机应用
研究方向 页码范围 96-99,103
页数 5页 分类号 TP333
字数 语种 中文
DOI 10.3969/j.issn.1671-654X.2019.06.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邓豹 6 16 2.0 4.0
2 赵谦 1 0 0.0 0.0
3 刘婷婷 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (4)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(6)
  • 参考文献(0)
  • 二级参考文献(6)
2014(4)
  • 参考文献(1)
  • 二级参考文献(3)
2015(5)
  • 参考文献(1)
  • 二级参考文献(4)
2016(3)
  • 参考文献(0)
  • 二级参考文献(3)
2017(3)
  • 参考文献(3)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
读写带宽
信号完整性
FPGA
DDR3SDRAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
航空计算技术
双月刊
1671-654X
61-1276/TP
大16开
西安市太白北路156号
1971-01-01
中文
出版文献量(篇)
3986
总下载数(次)
0
总被引数(次)
18592
论文1v1指导