基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对目前NAND FLASH随着使用时间的增长误码率随之增高的特性,提出了一种在使用更少校验位的情况下纠错能力更强的高速并行RCRF+BCH纠错方案,初步用RCRF的思想对部分初始擦除错误进行纠正,然后级联BCH码纠正剩余的位错,很好地保证数据的准确性,显著提高存储系统的可靠性.首先详细阐述了该高速并行算法的编译码原理和执行步骤,在BCH部分中使用消耗更少硬件资源的无求逆的iBM关键方程求解算法,然后推导出错误位置多项式不同路径的几种确定形式,方便应用组合逻辑对其进行描述,避免了复杂的迭代判断过程,进一步提高了译码速度,并采用模块化的处理方式和流水线的操作模式优化了BCH的编译码结构.最终在FPGA平台硬件实现并仿真验证了此方案的有效性.
推荐文章
一种基于NAND Flash的FTL算法验证平台的设计与实现
NAND Flash
闪存转换层(FTL)
算法验证平台
一种含BCH编解码器的SLC/MLC NAND FLASH控制器的VLSI设计
MLC NANDFLASH控制器
BCH
编解码
伯利坎普-梅西算法
VLSI
用于NAND Flash的长BCH编码快速算法
长BCH编码
分圆陪集
中国剩余定理
NAND Flash
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于RCRF+BCH算法的NAND FLASH纠错方案的FPGA设计与实现
来源期刊 空军工程大学学报(自然科学版) 学科 工学
关键词 纠错系统 Reset-Check-Reverse-Flag算法 Bose-Chaudhuri-Hocquenghem NAND FLASH
年,卷(期) 2020,(6) 所属期刊栏目 电子信息与通信导航
研究方向 页码范围 46-52
页数 7页 分类号 TN919
字数 语种 中文
DOI 10.3969/j.issn.1009-3516.2020.06.008
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (4)
参考文献  (11)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(5)
  • 参考文献(3)
  • 二级参考文献(2)
2011(5)
  • 参考文献(0)
  • 二级参考文献(5)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
纠错系统
Reset-Check-Reverse-Flag算法
Bose-Chaudhuri-Hocquenghem
NAND FLASH
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空军工程大学学报(自然科学版)
双月刊
1009-3516
61-1338/N
大16开
西安市空军工程大学
52-247
2000
chi
出版文献量(篇)
2810
总下载数(次)
5
总被引数(次)
15414
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导