作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
阐述研究CMOS电路展开功耗的必要性,分析CMOS电路功耗组成及其影响因素,并提出降低功耗的措施.
推荐文章
CMOS数字电路低功耗的层次化设计
低功耗
CMOS
抽象层次
基于CMOS的低功耗基准电路的设计
亚阈值区
CMOS工艺
低功耗
带隙基准
温度系数
一种低功耗高可靠性的CMOS过流保护电路
过流保护
低功耗
foldback
CMOS
MOSFET
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS电路的功耗分析与降耗措施
来源期刊 机电一体化 学科 工学
关键词 CMOS 功耗 降低 措施
年,卷(期) 2000,(1) 所属期刊栏目 '99全国机电一体化学术研讨会论文选编
研究方向 页码范围 59-60
页数 2页 分类号 TP3
字数 2481字 语种 中文
DOI 10.3969/j.issn.1007-080X.2000.01.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈新民 浙江电子工业学校教务处 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2000(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CMOS
功耗
降低
措施
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
机电一体化
月刊
1007-080X
31-1714/TM
大16开
上海市长乐路746号
4-565
1995
chi
出版文献量(篇)
3989
总下载数(次)
13
论文1v1指导