作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论.
推荐文章
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
基于VHDL的全数字锁相环的设计
数字锁相环
电子设计自动化
VHDL语言
复杂可编程逻辑器件
基于MATLAB的全数字锁相环的设计与实现
全数字锁相环
数字环路滤波器
数控振荡器
MATLAB
基于PI控制的全数字锁相环设计
比列积分控制
全数字锁相环
超高速集成电路硬件描述语言
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全数字锁相环的设计
来源期刊 电子设计应用 学科 工学
关键词 全数字锁相环 DPLL FSK FPGA
年,卷(期) 2003,(4) 所属期刊栏目 通信与计算机
研究方向 页码范围 12-15
页数 4页 分类号 TP3
字数 2750字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢程宏 1 30 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (30)
同被引文献  (6)
二级引证文献  (42)
2003(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2003(1)
  • 引证文献(1)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(5)
  • 引证文献(5)
  • 二级引证文献(0)
2006(4)
  • 引证文献(3)
  • 二级引证文献(1)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(6)
  • 引证文献(2)
  • 二级引证文献(4)
2009(5)
  • 引证文献(3)
  • 二级引证文献(2)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(7)
  • 引证文献(3)
  • 二级引证文献(4)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(10)
  • 引证文献(2)
  • 二级引证文献(8)
2015(9)
  • 引证文献(2)
  • 二级引证文献(7)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
全数字锁相环
DPLL
FSK
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导