基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对IP核设计方法讨论了一种可动态配置编码方案的高吞吐率RS编译码器.该编译码器采用Euclid算法实现译码,编译码过程采用流水线结构提高速率.整个设计使用VHDL语言描述,并在Xilinx公司的Virtex系列上实现验证.
推荐文章
基于RS IP核编译码器的设计与FPGA实现
RS
IP核
FPGA
文件读写
纠错性能验证
一种基于RS(24,20)的编译码器设计
RS编码
RS解码
伽罗华域
电路设计
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
RS(255,223)译码器的设计与FPGA实现
RS译码器
MEA算法
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA自适应高速RS编译码器的IP核设计
来源期刊 重庆邮电学院学报(自然科学版) 学科 工学
关键词 Euclid算法 有限域乘法 IP核 流水线结构 VHDL语言
年,卷(期) 2003,(1) 所属期刊栏目 学术论文
研究方向 页码范围 25-28,43
页数 5页 分类号 O157.4|TN762
字数 4240字 语种 中文
DOI 10.3969/j.issn.1673-825X.2003.01.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢显中 重庆邮电学院移动通信工程研究中心 256 1716 19.0 31.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (12)
同被引文献  (8)
二级引证文献  (116)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(8)
  • 引证文献(4)
  • 二级引证文献(4)
2006(1)
  • 引证文献(0)
  • 二级引证文献(1)
2007(6)
  • 引证文献(1)
  • 二级引证文献(5)
2008(8)
  • 引证文献(0)
  • 二级引证文献(8)
2009(14)
  • 引证文献(3)
  • 二级引证文献(11)
2010(9)
  • 引证文献(0)
  • 二级引证文献(9)
2011(8)
  • 引证文献(0)
  • 二级引证文献(8)
2012(14)
  • 引证文献(0)
  • 二级引证文献(14)
2013(7)
  • 引证文献(0)
  • 二级引证文献(7)
2014(7)
  • 引证文献(0)
  • 二级引证文献(7)
2015(12)
  • 引证文献(2)
  • 二级引证文献(10)
2016(7)
  • 引证文献(1)
  • 二级引证文献(6)
2017(6)
  • 引证文献(0)
  • 二级引证文献(6)
2018(8)
  • 引证文献(0)
  • 二级引证文献(8)
2019(7)
  • 引证文献(0)
  • 二级引证文献(7)
2020(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
Euclid算法
有限域乘法
IP核
流水线结构
VHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆邮电大学学报(自然科学版)
双月刊
1673-825X
50-1181/N
大16开
重庆南岸区
78-77
1988
chi
出版文献量(篇)
3229
总下载数(次)
12
总被引数(次)
19476
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导