基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在现场可编程逻辑芯片的设计过程中,不同模块之间的数据接口,尤其是不同时钟系统的各个模块之间的数据接口是系统设计的一个关键.用异步FIFO模块来实现接口,接口双方都在自己时钟的同步下进行工作,它们之间不需要互相握手,只需跟接口FIFO模块进行交互就可以了,即向接口FIFO模块中写入数据或从FIFO模块中读出数据.用这样一个缓冲FIFO模块实现FPGA内部不同时钟系统之间的数据接口,使设计变得非常简单和容易.所用的FIFO接口是XILINX公司提供的IP核,经过充分测试和优化,系统运行稳定,占用的FPGA内部资源也非常少.
推荐文章
基于FPGA的串行接口时钟电路的设计
FPGA
串行接口
VHDL
格雷码
多时钟域数据传递的FPGA实现
多时钟域
亚稳态
FPGA
异步信号
FIFO
基于FPGA的处理器间高精度时钟同步通信机制
FPGA
同步通信
处理器
时钟信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA内部时钟系统间的FIFO数据接口
来源期刊 郑州大学学报(理学版) 学科 工学
关键词 现场可编程门阵列(FPGA) 先进先出(FIFO) 多时钟系统
年,卷(期) 2003,(2) 所属期刊栏目
研究方向 页码范围 38-41
页数 4页 分类号 TP320.1
字数 2355字 语种 中文
DOI 10.3969/j.issn.1671-6841.2003.02.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵书俊 郑州大学物理工程学院 72 372 9.0 16.0
2 何金田 郑州大学物理工程学院 26 382 12.0 19.0
3 孙广彬 郑州大学物理工程学院 3 21 3.0 3.0
4 许媛媛 郑州大学物理工程学院 3 37 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (1)
二级引证文献  (17)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(3)
  • 引证文献(2)
  • 二级引证文献(1)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(5)
  • 引证文献(0)
  • 二级引证文献(5)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列(FPGA)
先进先出(FIFO)
多时钟系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
郑州大学学报(理学版)
季刊
1671-6841
41-1338/N
大16开
郑州市高新技术开发区科学大道100号
36-191
1962
chi
出版文献量(篇)
2278
总下载数(次)
0
论文1v1指导