原文服务方: 微电子学与计算机       
摘要:
本文提出了一种有符号大整数乘法的实现算法,该算法避免了部分积的符号扩展,使部分积之间的累加比较规则,易于VLSI实现.并且文中给出了该算法的一种逻辑实现结构,这种结构减少了乘法计算过程中进位传递加法的次数,加快了乘法计算的速度.
推荐文章
大数乘法器的设计与硬件实现
RSA
平行四边形乘法器
流水线
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
高速双域乘法器设计及其应用
双域乘法器
双域模乘
Booth编码
双域4-2压缩器
基于新型压缩器的乘法器设计
Booth算法
压缩器
压缩算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 大整数乘法器设计
来源期刊 微电子学与计算机 学科
关键词 大整数乘法 算法 乘法器 符号扩展
年,卷(期) 2003,(z1) 所属期刊栏目 研究与应用
研究方向 页码范围 1-3,7
页数 4页 分类号 O1|TP3
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2003.z1.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 沈绪榜 152 962 15.0 25.0
2 原巍 3 7 2.0 2.0
3 许琪 9 33 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (22)
二级引证文献  (12)
2003(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(4)
  • 引证文献(1)
  • 二级引证文献(3)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
大整数乘法
算法
乘法器
符号扩展
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导