作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
分析了分接器的电路原理及系统结构,通过比较,给出了最优的实现方案.使用TSMC 0.18 μm CMOS工艺设计出了速率为10 Gbit/s的分接器.简要介绍了单元电路的电路结构,给出了仿真结果和版图.芯片的电源供电电压为1.8 V,功耗为400mW.
推荐文章
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
低功耗0.18μm 10 Gbit/s CMOS1∶4分接器设计
分接器
低功耗
动态CMOS逻辑
10Gbit/s 0.18μm CMOS1:4分接集成电路
万兆以太网
高速分接芯片
CMOS工艺
20 Gbit/s低功耗0.18 μm CMOS 1∶2分接器
分接器
动态负载
低功耗
高速度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 0.18 μm CMOS 10 Gbit/s分接器设计
来源期刊 电子工程师 学科 工学
关键词 分接器 CMOS 光纤通信 同步数字系列 源极耦合FET逻辑(SCFL)
年,卷(期) 2004,(3) 所属期刊栏目 微电子与基础产品
研究方向 页码范围 5-6,9
页数 3页 分类号 TN492
字数 1088字 语种 中文
DOI 10.3969/j.issn.1674-4888.2004.03.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
2 徐阳 东南大学射频与光电集成电路研究所 2 12 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (11)
同被引文献  (2)
二级引证文献  (12)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(4)
  • 引证文献(2)
  • 二级引证文献(2)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(5)
  • 引证文献(3)
  • 二级引证文献(2)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
分接器
CMOS
光纤通信
同步数字系列
源极耦合FET逻辑(SCFL)
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导