基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用TSMC 0.18 μm CMOS 工艺实现了一个20 Gbit/s 1∶2分接器,分接器由主从从、主从D触发器和数据输出缓冲组成.D触发器单元采用动态负载结构,其偏置晶体管采用单时钟输入的共栅结构.动态负载结构的触发器工作速度更快因为它减小了输出点的冲放电时间,而且由于工作时电流处于开关模式,其功耗更低.另外,触发器中采用交叉耦合的正反馈三极管对,加快了整个电路的速度.通过在片晶圆测试,该芯片在输入20 Gbit/s、长度为223-1的伪随机码时工作良好.功耗仅为108 mW,芯片面积为475 μm×578 μm.
推荐文章
低功耗0.18μm 10 Gbit/s CMOS1∶4分接器设计
分接器
低功耗
动态CMOS逻辑
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
一种低功耗的10 Gbit/s CMOS 1:4分接器
光纤通信
CMOS
分接器
低功耗
低功耗0.35μm3.125 Gbit/s CMOS 4:1复接器
CMOS
复接器
低功耗
光纤通信
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 20 Gbit/s低功耗0.18 μm CMOS 1∶2分接器
来源期刊 东南大学学报(英文版) 学科 工学
关键词 分接器 动态负载 低功耗 高速度
年,卷(期) 2007,(1) 所属期刊栏目
研究方向 页码范围 39-42
页数 4页 分类号 TN722
字数 369字 语种 英文
DOI 10.3969/j.issn.1003-7985.2007.01.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李伟 东南大学射频与光电集成电路研究所 135 939 14.0 23.0
2 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
3 章丽 东南大学射频与光电集成电路研究所 36 217 9.0 12.0
4 蒋俊洁 东南大学射频与光电集成电路研究所 4 11 2.0 3.0
5 邵婉新 东南大学射频与光电集成电路研究所 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(1)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
分接器
动态负载
低功耗
高速度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(英文版)
季刊
1003-7985
32-1325/N
大16开
南京四牌楼2号
1984
eng
出版文献量(篇)
2004
总下载数(次)
1
总被引数(次)
8843
论文1v1指导