作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现光纤通信系统中高速分接器低功耗的需求,采用0.18 μm CMOS工艺实现了一个全CMOS逻辑10 Gbit/s 1∶4分接器.整个系统采用半速率树型结构,由1∶2分接单元、2分频器单元以及缓冲构成,其中锁存器单元均采用动态CMOS逻辑电路,缓冲由传输门和反相器实现.在高速电路设计中采用CMOS逻辑电路,不但可以减小功耗和芯片面积,其输出的轨到轨电平还能够提供大的噪声裕度,并在系统集成时实现与后续电路的无缝对接.测试结果表明,在1.8 V工作电压下,芯片在输入数据速率为10 Gbit/s时工作性能良好,芯片面积为0.475 mm×0.475 mm,核心功耗仅为25 mW.
推荐文章
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
10Gbit/s 0.18μm CMOS1:4分接集成电路
万兆以太网
高速分接芯片
CMOS工艺
20 Gbit/s低功耗0.18 μm CMOS 1∶2分接器
分接器
动态负载
低功耗
高速度
一种低功耗的10 Gbit/s CMOS 1:4分接器
光纤通信
CMOS
分接器
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗0.18μm 10 Gbit/s CMOS1∶4分接器设计
来源期刊 东南大学学报(自然科学版) 学科 工学
关键词 分接器 低功耗 动态CMOS逻辑
年,卷(期) 2013,(2) 所属期刊栏目
研究方向 页码范围 274-278
页数 5页 分类号 TN432
字数 3377字 语种 中文
DOI 10.3969/j.issn.1001-0505.2013.02.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
2 潘敏 东南大学射频与光电集成电路研究所 18 124 6.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (6)
参考文献  (8)
节点文献
引证文献  (4)
同被引文献  (4)
二级引证文献  (6)
1962(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(4)
  • 参考文献(1)
  • 二级参考文献(3)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(2)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
分接器
低功耗
动态CMOS逻辑
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(自然科学版)
双月刊
1001-0505
32-1178/N
大16开
南京四牌楼2号
28-15
1955
chi
出版文献量(篇)
5216
总下载数(次)
12
总被引数(次)
71314
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导