基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种主从式T/H电路,有效解决了折叠ADC预处理器限制输入信号带宽的问题,使预处理电路速度及稳定性得到大幅度改善;同时该T/H结构使用内部差分误差补偿技术,在高采样率情况下保持良好的精度,有效抑制了电荷注入、时钟馈通等问题.在1.2μm SPDM标准数字CMOS工艺条件下,实现6bit CMOS折叠、电流插值A/D转换器.仿真结果:采样频率为250Ms/s时,功耗小于300mW,输入信号带宽约80MHz,输入模拟信号和二进制输出码输出之间延迟为2.5个时钟周期.
推荐文章
CMOS折叠-插值A/D转换器中气泡效应的研究
折叠
插值
A/D
气泡效应
压缩技术
150Ms/s、6bit CMOS数字工艺折叠、电流插值A/D转换器
A/D转换器
CMOS
折叠
电流模
插值
多米诺
全新的双极性输出D/A转换器
倒T型电阻网络
倒Ⅱ型电阻网络
D/A转换器
偏移电流
9位100 MSPS流水线结构A/D转换器的设计
流水线结构
A/D转换器
采样保持电路
Cadence Spectre
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 带主从式T/H电路的折叠插值A/D转换器
来源期刊 半导体学报 学科 工学
关键词 ADC CMOS 主从式T/H 折叠 电流插值
年,卷(期) 2004,(4) 所属期刊栏目 研究论文
研究方向 页码范围 462-467
页数 6页 分类号 TN432
字数 3469字 语种 中文
DOI 10.3321/j.issn:0253-4177.2004.04.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘飞 北京大学微电子学研究所 37 190 10.0 12.0
2 贾嵩 北京大学微电子学研究所 19 79 5.0 8.0
3 卢振庭 北京大学微电子学研究所 1 3 1.0 1.0
4 刘凌 北京大学微电子学研究所 13 41 4.0 5.0
5 吉利久 北京大学微电子学研究所 47 298 11.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (8)
参考文献  (7)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (1)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1987(2)
  • 参考文献(1)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(1)
  • 二级参考文献(1)
1995(2)
  • 参考文献(1)
  • 二级参考文献(1)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(1)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
ADC
CMOS
主从式T/H
折叠
电流插值
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导