作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
探讨了卷积码编码及其Viterbi译码算法的FPGA(Field-Programmable GateArray)实现,根据编码器的结构,分别采用了有限状态机转换的编码法和基于流水线结构的状态转换译码法,有效地提高了编译码的速度.最后给出了(2,1,2)卷积码的编码及其Viterbi译码算法的实验仿真结果.
推荐文章
卷积码Viterbi译码算法的FPGA实现
差错控制
Viterbi译码
FPGA实现
卷积码
(2,1,7)卷积码Viterbi译码器FPGA实现方案
Viterbi译码
FPGA
卷积码
寄存器交换
回溯
802.11b中卷积码和Viterbi译码的FPGA设计实现
卷积码
Viterbi译码
FPGA
回溯译码
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 卷积码编码及其Viterbi译码算法的FPGA实现
来源期刊 信息与电子工程 学科 工学
关键词 信息处理技术 FPGA实现 有限状态机 卷积码 Viterbi译码
年,卷(期) 2005,(3) 所属期刊栏目 学术论文
研究方向 页码范围 176-178,223
页数 4页 分类号 TN911.72
字数 2219字 语种 中文
DOI 10.3969/j.issn.1672-2892.2005.03.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 温学东 厦门大学电子工程系 1 24 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (24)
同被引文献  (14)
二级引证文献  (25)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(5)
  • 引证文献(3)
  • 二级引证文献(2)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(4)
  • 引证文献(3)
  • 二级引证文献(1)
2016(6)
  • 引证文献(0)
  • 二级引证文献(6)
2017(7)
  • 引证文献(3)
  • 二级引证文献(4)
2018(9)
  • 引证文献(3)
  • 二级引证文献(6)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
信息处理技术
FPGA实现
有限状态机
卷积码
Viterbi译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
总被引数(次)
11167
论文1v1指导