基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以检测器电路为例,利用APD(Advanced Package Designer)软件实现了电路的多芯片组件布局布线设计.结合信号在时域和频域的反射、延时和电磁干扰分析结果,对电路布局布线结构进行了反复调整.采用50MHz脉冲信号触发,噪声裕量增大了124.86mV;上、下过冲分别减小了180.61 mV,465.36mV;传输延时、开关延时和信号建立时间分别缩短了0.407835ns,0.4188ns,0.35968ns,同时输入信号的相对延时不超过0.2ns,电磁干扰强度也减小了10%以上.仿真结果表明经调整和改进后的电路布局和布线设计可以满足信号传输的要求.
推荐文章
采用新型多层基板的多芯片组件封装技术
多芯片组件
交调噪声
同时切换噪声
多芯片组件(MCM)可靠性技术探讨
多芯片组件
可靠性
失效机理
多芯片组件热分析技术研究
多芯片组件
热分析
有限元
ANSYS
结温
低功耗DDR高速信号的封装布线方案设计及信号完整性分析
DDR
高速信号
封装布线
信号串扰影响
电路设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多芯片组件高速电路布局布线设计及信号传输特性仿真
来源期刊 西安电子科技大学学报(自然科学版) 学科 工学
关键词 多芯片组件 布局布线 电磁干扰
年,卷(期) 2005,(1) 所属期刊栏目
研究方向 页码范围 44-47
页数 4页 分类号 TN405.97
字数 1702字 语种 中文
DOI 10.3969/j.issn.1001-2400.2005.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨银堂 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 420 2932 23.0 32.0
2 柴常春 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 80 592 15.0 19.0
3 畅艺峰 西安电子科技大学宽禁带半导体材料与器件教育部重点实验室 4 38 4.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (22)
参考文献  (5)
节点文献
引证文献  (13)
同被引文献  (2)
二级引证文献  (12)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(7)
  • 引证文献(3)
  • 二级引证文献(4)
2007(5)
  • 引证文献(3)
  • 二级引证文献(2)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多芯片组件
布局布线
电磁干扰
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安电子科技大学学报(自然科学版)
双月刊
1001-2400
61-1076/TN
西安市太白南路2号349信箱
chi
出版文献量(篇)
4652
总下载数(次)
5
总被引数(次)
38780
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导