基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了在Riviera-IPT环境中进行基于ARM设计验证所必需的技术背景.主要讨论包括关于嵌入式系统的验证、ARM结构体系的基本描述,最后将介绍为完成基于ARM的嵌入式系统验证所创建的一个Riviera-IPT专用版本.Riviera-IPT除了可以支持ARM7系列CPU外,还可以支持ARM9系列CPU;同样可以支持MIPS系列CPU,存储器以及DPS等.本文以ARM720T为例,介绍Riviera-IPT withARM软硬件协同加速验证系统.
推荐文章
基于SystemC和ISS的软硬件协同验证方法
软硬件协同验证
指令集仿真器
SystemC
事务级建模
仿真加速
基于SoC设计的软硬件协同验证方法学
软硬件协同验证
FPGA综合
基于SoC设计的软硬件协同验证技术研究
软硬件协同验证
SoC
验证平台
基于JTAG的SoC软硬件协同验证平台设计
系统芯片
JTAG
FPGA
软硬件协同验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 业内领先的软硬件协同加速验证系统利用美国ALDEC公司的Riviera-IPT实现ARM设计的软、硬件协同加速验证
来源期刊 中国集成电路 学科
关键词
年,卷(期) 2005,(11) 所属期刊栏目 企业与产品
研究方向 页码范围 86-92
页数 7页 分类号
字数 6290字 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导