基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于现场可编程门阵列(FPGA)的数字交叉IP核的设计方法.整个设计使用自顶而下的方式,采用Verilog HDL进行描述,并给出了硬件的实现.仿真结果表明,该交叉IP核可以实现256×256无阻塞交叉矩阵.此法简单、高效,非常适合中小规模的交叉矩阵实现.
推荐文章
基于FPGA的UART IP核设计与实现
IP核
UART
Verilog HDL
FPGA
基于IP核的FIR滤波器在新型FPGA的实现
Stratix FPGA
IP核
FIR滤波器
数字正交变换
基于FPGA的UART IP核设计与实现
通用异步收发器
IP核
FPGA
硬件描述语言
基于FPGA的IP核水印保护方法
现场可编程门阵列
IP核
水印
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的8E1时隙交换的数字交叉IP核的实现
来源期刊 重庆邮电学院学报(自然科学版) 学科 工学
关键词 IP核 现场可编程门阵列 时隙交换 交叉矩阵
年,卷(期) 2006,(2) 所属期刊栏目 通信与电子
研究方向 页码范围 197-200
页数 4页 分类号 TN915
字数 2358字 语种 中文
DOI 10.3969/j.issn.1673-825X.2006.02.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张治中 重庆邮电学院通信网与测试技术重点实验室 231 1085 14.0 24.0
2 张云麟 重庆邮电学院通信网与测试技术重点实验室 36 223 9.0 13.0
3 张松炜 重庆邮电学院通信网与测试技术重点实验室 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (6)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
IP核
现场可编程门阵列
时隙交换
交叉矩阵
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆邮电大学学报(自然科学版)
双月刊
1673-825X
50-1181/N
大16开
重庆南岸区
78-77
1988
chi
出版文献量(篇)
3229
总下载数(次)
12
总被引数(次)
19476
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导