基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
研究了VelociTI结构浮点数字信号处理器寄存器堆的流水线读写原理并提出了一种设计方法.该方法对单操作数双精度浮点指令采用2个32位数据通路用1个流水线周期读取源操作数,双操作数双精度浮点指令采用锁定译码单元,利用若干流水线周期读取源操作数.采用写控制向量的方法实现了流水线多个周期执行写操作.该方法正确实现了基于IEEE754标准的双精度浮点数据在寄存器堆与功能单元之间的32位数据通路上的传输,仿真结果验证了其正确性.
推荐文章
基于FPGA的移位寄存器流水线结构FFT处理器设计与实现
FFT处理器
流水线结构
FPGA
Quartus Ⅱ
Verilog HDL
VelociTI结构浮点DSPs的流水线异常处理方法
VelociTI结构
数字信号处理器
流水线异常
复杂指令集流水线系统设计
微处理器
复杂指令集
流水线
多端口存储器
读写冲突
全流水线结构双精度浮点乘加单元的设计
乘加单元
流水线
非规格化数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 VelociTI结构浮点DSPs寄存器堆读写的流水线设计
来源期刊 计算机工程 学科 工学
关键词 VelociTI结构 流水线 寄存器堆 浮点数据
年,卷(期) 2007,(21) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 237-239
页数 3页 分类号 TP302.2
字数 3503字 语种 中文
DOI 10.3969/j.issn.1000-3428.2007.21.084
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡正伟 北京理工大学电子工程系 7 15 2.0 3.0
5 陈禾 北京理工大学电子工程系 62 493 15.0 19.0
6 仲顺安 北京理工大学电子工程系 54 185 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (6)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (8)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
VelociTI结构
流水线
寄存器堆
浮点数据
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导