原文服务方: 科技与创新       
摘要:
提出了Viterbi译码算法的一种矩阵描述方法;基于该矩阵描述设计了一种双向并行结构的Viterbi译码器,并根据正反向状态转移矩阵规律,以状态机实现正反向状态转移矩阵,有效地降低了存储资源的消耗,提高了译码运算速度;并进一步通过对累计度量值和幸存路径信息的优化,减少了约一半数据存储量;采用UMC 0.18um工艺进行了综合与验证,综合结果表明在门级规模及译码速度两方面达到了极好的优化效果,可以更好地满足移动通信系统低功耗及实时性的应用需求.
推荐文章
Viterbi解码器RTL级设计优化
卷积码
Viterbi解码器
寄存器传输级
数字通信系统
用Verilog硬件描述语言实现Viterbi译码
卷积码
Viterbi译码
硬件描述语言
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
一种基于FPGA的Viterbi译码器优化算法
卷积码
Viterbi算法
优化算法
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Viterbi算法矩阵描述及硬件设计优化
来源期刊 科技与创新 学科
关键词 维特比算法 矩阵描述 硬件设计 优化
年,卷(期) 2007,(30) 所属期刊栏目 软件时空
研究方向 页码范围 221-222,183
页数 3页 分类号 TN495
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.30.085
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢胜利 华南理工大学电信学院 175 4294 30.0 61.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (0)
1973(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
维特比算法
矩阵描述
硬件设计
优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
相关基金
广东省科技攻关计划
英文译名:
官方网址:http://www.gdstc.gov.cn/other/kjjhgl_nykjggjh.htm
项目类型:
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导