作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍一种基于FPGA的数字时钟设计方法:DCM(数字时钟管理器).DCM使用完全数字反馈系统确保多个时钟同步,使用完全数字延迟线技术可以精确控制时钟的频率和相位.用户可以编程控制时钟任意倍频和分频及任意相位移动,使用非常方便可靠.文章还给出应用设计原理图及逻辑仿真波形图.
推荐文章
FPGA时钟设计
FPGA
时钟
逻辑时钟
险象
基于BUFGMUX与DCM的FPGA时钟电路设计
现场可编程门阵列
时钟
全局时钟选择缓冲器
电路时序
基于FPGA的GPS同步时钟装置的设计
GPS
同步时钟
秒脉冲(PPS)
FPGA
FPGA时钟分配网络设计技术
FPGA
时钟分配网络
锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字时钟设计
来源期刊 核电子学与探测技术 学科 工学
关键词 时钟 锁相环 频率合成 相位移动 DCM
年,卷(期) 2008,(5) 所属期刊栏目
研究方向 页码范围 982-986
页数 5页 分类号 TN786
字数 3919字 语种 中文
DOI 10.3969/j.issn.0258-0934.2008.05.029
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋克柱 中国科学技术大学近代物理系快电子学实验室 49 565 11.0 22.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (22)
同被引文献  (34)
二级引证文献  (18)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(4)
  • 引证文献(3)
  • 二级引证文献(1)
2012(9)
  • 引证文献(5)
  • 二级引证文献(4)
2013(5)
  • 引证文献(3)
  • 二级引证文献(2)
2014(5)
  • 引证文献(3)
  • 二级引证文献(2)
2015(5)
  • 引证文献(2)
  • 二级引证文献(3)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
时钟
锁相环
频率合成
相位移动
DCM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
核电子学与探测技术
双月刊
0258-0934
11-2016/TL
大16开
北京市经济技术开发区宏达南路3号
1981
chi
出版文献量(篇)
5579
总下载数(次)
9
总被引数(次)
21728
论文1v1指导