基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对通信过程中多时钟域之间的亚稳态现象,分析了几种同步器在集成电路异步设计中的应用.采用异步FIFO法设计ATM通信芯片中接口与内核的异步数据缓冲器.仿真验证结果表明该方法能使电路实现既定功能并提高其可靠性.
推荐文章
基于V93k的多时钟域集成电路测试技术研究
集成电路
多时钟域
共时测试
SoC中跨时钟域的信号同步设计
亚稳态
异步同步器
跨时钟域
SoC
多时钟域的异步信号的参考解决
多时钟域
亚稳定性
异步信号
单时钟设计
CMOS集成电路的ESD设计技术
互补金属氧化物半导体
集成电路
静电放电
技术
设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 集成电路中的多时钟域同步设计技术
来源期刊 计算机工程 学科 工学
关键词 亚稳态 同步器 异步FIFO 格雷码
年,卷(期) 2008,(9) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 246-247,259
页数 3页 分类号 TP311
字数 2446字 语种 中文
DOI 10.3969/j.issn.1000-3428.2008.09.089
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段国东 4 66 4.0 4.0
2 赵永建 上海交通大学微电子学院 2 25 1.0 2.0
4 李苗 5 46 2.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (25)
同被引文献  (32)
二级引证文献  (177)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(7)
  • 引证文献(4)
  • 二级引证文献(3)
2011(6)
  • 引证文献(3)
  • 二级引证文献(3)
2012(19)
  • 引证文献(2)
  • 二级引证文献(17)
2013(15)
  • 引证文献(2)
  • 二级引证文献(13)
2014(31)
  • 引证文献(5)
  • 二级引证文献(26)
2015(31)
  • 引证文献(4)
  • 二级引证文献(27)
2016(23)
  • 引证文献(0)
  • 二级引证文献(23)
2017(26)
  • 引证文献(1)
  • 二级引证文献(25)
2018(19)
  • 引证文献(0)
  • 二级引证文献(19)
2019(14)
  • 引证文献(0)
  • 二级引证文献(14)
2020(8)
  • 引证文献(1)
  • 二级引证文献(7)
研究主题发展历程
节点文献
亚稳态
同步器
异步FIFO
格雷码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导