基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
子字并行加法器能够有效提高多媒体应用程序的处理性能.基于门延迟模型对加法器原理及性能进行了分析,设计了进位截断和进位消除两种子字并行控制机制.在这两种机制的指导下,实现了多种子字并行加法器,并对它们的性能进行了比较和分析.结果表明进位消除机制相对于进位截断机制需要较短的延时,较少的逻辑门数以及较低的功耗.在各种子字并行加法器中,Kogge-Stone加法器具有最少的延迟时间,RCA加法器具有最少的逻辑门数和最低的功耗.研究结果可以用于指导子字并行加法器的设计与选择.
推荐文章
基于Sklansky结构的24位并行前缀加法器的设计与实现
并行前缀加法器
Sklansky结构
优化延时
并行思想
改进结构的64位CMOS并行加法器设计与实现
二进制并行加法器
时钟延迟多米诺逻辑
动态复合门
支持AltiVec技术的可分裂式加法器研究与设计
AltiVec技术
加法器
可分裂
先行进位
5加数并行加法器及其进位接口
加法器
超前进位加法器
进位接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 子字并行加法器的研究与实现
来源期刊 计算机工程与应用 学科 工学
关键词 子字并行 加法器 进位截断 进位消除
年,卷(期) 2009,(36) 所属期刊栏目 研发、设计、测试
研究方向 页码范围 54-59
页数 6页 分类号 TP301.6
字数 5515字 语种 中文
DOI 10.3778,j.issn.1002-8331.2009.36.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志英 国防科技大学计算机学院 108 680 15.0 21.0
2 戴葵 国防科技大学计算机学院 63 410 12.0 18.0
3 刘聪 国防科技大学计算机学院 3 16 3.0 3.0
4 马胜 国防科技大学计算机学院 9 12 2.0 3.0
5 黄立波 国防科技大学计算机学院 5 11 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (6)
1980(1)
  • 参考文献(1)
  • 二级参考文献(0)
1982(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(6)
  • 引证文献(4)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
子字并行
加法器
进位截断
进位消除
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导