基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
AltiVec技术是PowerPC体系结构处理器采用的多媒体向量处理技术.研究和设计了支持该技术的128住可分裂式加法器.该加法器可分裂实现16个字节、8个半字、4个字的并行加法操作.从时序、面积以及验证的复杂度等方面对三种设计方法进行了分析比较.
推荐文章
快速浮点加法器设计研究
混合加法器
LOPV电路
支持短向量的32位快速加法器设计
短向量
加法器
并行前缀
进位链
时序
浮点加法器的VHDL算法设计
加法器
算法
结构映射
进位链路
基于FPGA的快速加法器的设计与实现
加法器
进位
FPGA
Verilog HDL
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 支持AltiVec技术的可分裂式加法器研究与设计
来源期刊 计算机工程与应用 学科 工学
关键词 AltiVec技术 加法器 可分裂 先行进位
年,卷(期) 2009,(12) 所属期刊栏目 研发、设计、测试
研究方向 页码范围 63-65,123
页数 4页 分类号 TP303
字数 4766字 语种 中文
DOI 10.3778/j.issn.1002-8331.2009.12.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张盛兵 西北工业大学计算机学院 142 912 15.0 23.0
2 樊晓桠 西北工业大学计算机学院 170 1393 17.0 29.0
3 黄小平 西北工业大学计算机学院 30 89 5.0 7.0
4 庄伟 西北工业大学计算机学院 2 17 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
AltiVec技术
加法器
可分裂
先行进位
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导