基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
电路模拟仿真是模拟IP设计过程中最为耗时的环节,尤其对于锁相环IP,设计的周期往往取决于模拟仿真收敛的时间.某型嵌入式微处理器芯片的锁相环IP,要求共享数字部分的电源网络且具有较宽的工作频率(输入频率10 MHz~100MHz,输出频率50 MHz~900MHz可调).该设计指标对电路的模拟验证工作带来巨大的挑战,需要模拟验证的工艺角与工作条件的组合多达近百种,传统的Spice方法不可能在可接受的设计周期内完成模拟验证工作.Magma公司的FineSim工具在保证全Spice精度的情况下,基于大规模并行计算平台,使用多线程/多进程的方式加速电路模拟验证的过程,多机条件下加速比超过了3.该锁相环IP在0.13μm CMOS工艺线上进行了搭载实验,实测结果表明该锁相环完全满足了设计要求.
推荐文章
3.5GHz锁相环的设计
整数型锁相环
压控振荡器
电荷泵
基于FPGA的高精度全数字锁相环IP核设计
全数字锁相环
FPGA
IP核
嵌入式逻辑分析仪
用于频率综合的电荷泵锁相环电路设计
锁相环
频率合成器
相位噪声
电荷泵
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 Magma FineSimTM工具对模拟IP设计的支撑——单电源宽带锁相环电路的设计
来源期刊 中国集成电路 学科 工学
关键词 电路模拟 模拟IP 锁相环 并行SPICE FineSim
年,卷(期) 2010,(5) 所属期刊栏目 设计
研究方向 页码范围 44-49,66
页数 分类号 TN4
字数 4427字 语种 中文
DOI 10.3969/j.issn.1681-5289.2010.05.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马卓 1 0 0.0 0.0
2 陈吉华 1 0 0.0 0.0
3 郭阳 1 0 0.0 0.0
4 赵振宇 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
电路模拟
模拟IP
锁相环
并行SPICE
FineSim
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
论文1v1指导