原文服务方: 微电子学与计算机       
摘要:
首先对互连线模型进行了分析,介绍了插入缓冲器来减小长线延时的方法,然后通过具体计算分析了缓冲器插入的位置、数量,以及尺寸对连线延迟的影响,得出了理论上最理想的优化方案,并给出了结合实际物理设计的优化方案和算法.最后,对一条长互联线的延迟进行了仿真计算,结果证明所给出的算法可有效地减小延时.
推荐文章
基于多线耦合的互连串扰延时模型
大规模集成电路
互连耦合
串扰延时
解耦技术
ABCD参数矩阵
互连间距
BCH解码器面积优化的VLSI设计
ECC纠错
BCH解码器
BM算法
面积优化
VLSI可测性设计研究
可测性设计
自动测试生成
扫描设计
边界扫描技术
嵌入式自测试
测试外壳
模拟测试总线
高性能VLSI输出驱动器的高速低耗设计研究
超大规模集成电路
输出驱动器
设计优化
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 VLSI互联线的延时优化研究
来源期刊 微电子学与计算机 学科
关键词 VLSI 互联线延时 缓冲器 优化
年,卷(期) 2010,(4) 所属期刊栏目
研究方向 页码范围 66-68,74
页数 分类号 TN47|TN305.96
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孔昕 1 6 1.0 1.0
2 吴武臣 1 6 1.0 1.0
3 侯立刚 1 6 1.0 1.0
4 彭晓宏 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (14)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (4)
二级引证文献  (10)
1948(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(5)
  • 引证文献(2)
  • 二级引证文献(3)
2013(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
VLSI
互联线延时
缓冲器
优化
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导