基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在跨时钟域传递数据的系统中,常采用异步FIFO(First In First Out,先进先出队列)口来缓冲传输的数据,以克服亚稳态产生的错误,保证数据的正确传输.但由于常规异步FIFO模块中的RAM存储器读写寻址指针常采用格雷码计数器以及"空满"控制逻辑的存在,将使通过这两个模块的信号通路延时对整个模块的工作频率造成制约.提出了一种在FPGA内实现高速异步FI-FO的方法,该方法针对不可能产生满信号的高频系统,通过省略"满"信号产生模块和多余的存储器位深来简化常规的FIFO模块,而只保留"空"信号产生模块.仿真和综合设计结果表明,整个模块的工作频率得到一定提高.
推荐文章
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
一种高性能异步FIFO的设计与实现
异步FIFO
亚稳态
多时钟
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种实现高速异步FIFO的FPGA方法
来源期刊 计算机工程与应用 学科 工学
关键词 现场可编程门阵列(FPGA) 亚稳态 格雷码 高速FIFO
年,卷(期) 2010,(3) 所属期刊栏目 博士论坛
研究方向 页码范围 13-15,26
页数 4页 分类号 TP752.1
字数 3383字 语种 中文
DOI 10.3778/j.issn.1002-8331.2010.03.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵于前 中南大学信息物理工程学院 58 453 12.0 18.0
2 黄忠朝 中南大学信息物理工程学院 17 92 5.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (57)
参考文献  (3)
节点文献
引证文献  (22)
同被引文献  (52)
二级引证文献  (74)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(4)
  • 引证文献(4)
  • 二级引证文献(0)
2013(8)
  • 引证文献(1)
  • 二级引证文献(7)
2014(13)
  • 引证文献(3)
  • 二级引证文献(10)
2015(7)
  • 引证文献(3)
  • 二级引证文献(4)
2016(16)
  • 引证文献(3)
  • 二级引证文献(13)
2017(18)
  • 引证文献(3)
  • 二级引证文献(15)
2018(12)
  • 引证文献(2)
  • 二级引证文献(10)
2019(14)
  • 引证文献(1)
  • 二级引证文献(13)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
现场可编程门阵列(FPGA)
亚稳态
格雷码
高速FIFO
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
相关基金
高等学校博士学科点专项科研基金
英文译名:
官方网址:http://std.nankai.edu.cn/kyjh-bsd/1.htm
项目类型:面上课题
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导