作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用EDA技术,以VHDL为硬件描述语言,以QuartusⅡ6.0为开发环境,选用Altera公司CYCLONE系列的EP1C6Q240C8N芯片作为目标芯片,设计实现了一个简易微处理器.主要介绍了其中两个模块:控制器模块和总线模块,使VHDL的设计者对"自顶向下"的设计方法和状态机的设计和使用有更深入的了解.
推荐文章
基于硬件描述语言的简易CPU设计
FPGA
Verilog
CPU
时序仿真
基于VHDL的乐曲演奏设计与实现
乐曲演奏
VHDL
MaxPlus Ⅱ
基于FPGA流水线CPU控制器的设计与实现
FPGA
硬布线
流水线
数据相关
旁路
基于FPGA CPU数据通路的设计与实现
FPGA
数据通路
流水线
数据相关
旁路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的简易CPU的设计和实现
来源期刊 电脑与电信 学科 工学
关键词 现场可编程门阵列 超高速集成电路硬件描述语言 EDA 微处理器
年,卷(期) 2010,(8) 所属期刊栏目
研究方向 页码范围 62-65
页数 分类号 TP3
字数 2299字 语种 中文
DOI 10.3969/j.issn.1008-6609.2010.08.031
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋沛 广州大学物理与电子工程学院 6 27 2.0 5.0
2 罗琼 广州大学物理与电子工程学院 15 21 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (1)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列
超高速集成电路硬件描述语言
EDA
微处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑与电信
月刊
1008-6609
44-1606/TN
大16开
广州市连新路171号国际科技中心B108室
1995
chi
出版文献量(篇)
8962
总下载数(次)
13
总被引数(次)
9565
论文1v1指导