作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
从实际工程应用出发,研究了在基于FPGA上快速傅里叶变换实现线性卷积的方法,并搭建了一个基于Altera的EP2S60硬件处理平台,利用Altera提供的FFT IP核,在100 MHz系统时钟下,数据吞吐率可达100 Ms/s.
推荐文章
基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列
加速器
有限资源
基于FPGA的卷积神经网络设计与实现
卷积神经网络
现场可编程门阵列
阵列处理器
并行性
卷积码Viterbi译码算法的FPGA实现
差错控制
Viterbi译码
FPGA实现
卷积码
基于FPGA的图像几何矩计算实时实现
几何矩
累加器
图像
实时
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的线性卷积的实时实现
来源期刊 电子科技 学科 工学
关键词 快速傅里叶变换 卷积 现场可编程门阵列
年,卷(期) 2010,(5) 所属期刊栏目 电子·电路
研究方向 页码范围 58-62
页数 分类号 TN911.72
字数 3599字 语种 中文
DOI 10.3969/j.issn.1007-7820.2010.05.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 范海波 黑龙江工商职业技术学院信息工程系 12 22 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (6)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
快速傅里叶变换
卷积
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导