基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种基于改进常系数乘法器的可配置2D FDCT/DCT电路结构。通过改变系数的表示方法和共用部分积节省了加法器和寄存器;通过将ID FDCT/IDCT W.H.Chen算法中并行的乘法计算转化为分时串行计算,ID FDCT和ID IDCT分别减少了15个和9个乘法器;通过FDCT与IDCT共用常系数乘法器、控制单元及转置RAM,进一步减少了硬件开销。本设计在ltera公司Cyclone EP1C12Q240C8型FPGA芯片上对该设计进行了验证,最高工作频率达149.25 MHz,与采用相同算法未进行上述改进的2DFDCT和2D IDCT结构相比,硬件开销节约了34%。
推荐文章
可配置GF(2m)域Digit-Serial乘法器
可配置Digit-Serial乘法器,有限域GF(2m),ECC,BPM,DPM,NPM
常系数乘法器的进化生成
进化计算
算术电路
数字信号处理
电子设计自动化
32位RISC处理器中可配置乘法器的设计
可配置
乘法器
单周期
流水线
多周期
基于FPGA的WALLACE TREE乘法器设计
乘法器
WALLACE
FPGA
6:4压缩器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于改进常系数乘法器的可配置2D FDCT/IDCT实现
来源期刊 中国科技论文在线 学科 工学
关键词 微电子学与固体电子学 FDCT IDCT 常系数乘法器
年,卷(期) 2011,(7) 所属期刊栏目
研究方向 页码范围 531-535
页数 分类号 TN47
字数 2304字 语种 中文
DOI 10.3969/j.issn.2095-2783.2011.07.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐江涛 天津大学电子信息工程学院 78 323 11.0 14.0
2 常晔 天津大学电子信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (10)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(2)
  • 参考文献(1)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微电子学与固体电子学
FDCT
IDCT
常系数乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国科技论文
月刊
2095-2783
10-1033/N
大16开
北京市海淀区中关村大街35号教育部科技发展中心
2006
chi
出版文献量(篇)
4942
总下载数(次)
10
总被引数(次)
14783
论文1v1指导