基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对当前硬件领域缺乏对不同乘法算法的实现和比较,对两种著名乘法算法的硬件实现进行了深入研究,在FPGA上实现了高性能多精度Karatsuba乘法器和Toom-3乘法器,并在实验比较分析后得出结论:Toom-3乘法器由于数据依赖性和除法运算在硬件实现下代价较大,且尚未有较优的解决方法;Karatsuba乘法器在中小精度下的性能和硬件开销均好于Toom-3乘法器.
推荐文章
基于快速舍入的双精度浮点乘法器的设计
浮点乘法
乘法器
快速舍入
一种高效双精度浮点乘法器
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于Verilog HDL设计实现的乘法器性能研究
Verilog HDL
改进Booth算法
乘法器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能多精度乘法器设计
来源期刊 计算机工程与科学 学科 工学
关键词 乘法器 FPGA Karatsuba Toom-3 整数除法
年,卷(期) 2013,(11) 所属期刊栏目 高性能计算专辑
研究方向 页码范围 146-152
页数 7页 分类号 TP302
字数 4715字 语种 中文
DOI 10.3969/j.issn.1007-130X.2013.11.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢向辉 44 95 5.0 8.0
2 严忻恺 6 9 2.0 2.0
3 吴东 22 23 3.0 4.0
4 邬贵明 14 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (18)
二级引证文献  (0)
1971(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
FPGA
Karatsuba
Toom-3
整数除法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
相关基金
中国博士后科学基金
英文译名:China Postdoctoral Science Foundation
官方网址:http://www.chinapostdoctor.org.cn/index.asp
项目类型:
学科类型:
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导