原文服务方: 微电子学与计算机       
摘要:
提出了一种基于IEEE-754的32 bit、64 bit浮点数格式,二叉树数据流(binary tree data flow )的矩阵向量乘法器。其在FPGA上流水线和高度并行化的高效执行。以Altera公司的EP2C70为实现设备,研究了设计的硬件规模,时钟速度,和峰值GFLOPS能力。
推荐文章
基于FPGA的可配置浮点向量乘法单元设计实现
边缘计算
并行计算
FPGA
可配置
浮点向量乘法
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于FPGA单指令浮点乘法自主控制器设计
FPGA
浮点乘法运算
控制器
多操作数
基于FPGA的高速流水线浮点乘法器设计
FPGA
布思算法
部分积压缩
流水线
浮点乘法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 浮点矩阵向量乘法的FPGA设计与优化
来源期刊 微电子学与计算机 学科
关键词 可重构计算 可编程逻辑门阵列 矩阵向量乘法
年,卷(期) 2013,(11) 所属期刊栏目
研究方向 页码范围 64-67
页数 4页 分类号 TP30
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋庆增 天津工业大学计算机学院 9 14 2.0 3.0
2 王瑞昆 天津工业大学计算机学院 11 5 1.0 2.0
3 薛永江 天津工业大学计算机学院 5 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可重构计算
可编程逻辑门阵列
矩阵向量乘法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
论文1v1指导