基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在数字通信、图像处理等应用领域中需要用到大量的矩阵乘法运算,并且它的计算性能是影响系统性能的关键因素.设计了一个全流水结构的并行双精度浮点矩阵乘法器以提高计算性能,并在Xilinx Virtex-5 LX155现场可编程门阵列(FPGA)上完成了方案的实现.乘法器中处理单元(PE)按阵列形式排列,在一个FPGA芯片上可集成10个PE单元实现并行计算.为了提高工作频率,PE单元采用流水线结构,并运用C-slow时序重排技术解决了环路流水线上“数据相关冲突”的问题.仿真结果表明,该乘法器的峰值计算性能可达到5000 MFLOPS.此外,对不同维数的矩阵乘法进行了实验,其结果也证实了该设计达到了较高的计算性能.
推荐文章
基于FPGA的高速双精度浮点乘法器设计
基4Booth编码
双精度浮点数
浮点乘法器
并行结构
流水线结构
Wallace树
基于快速舍入的双精度浮点乘法器的设计
浮点乘法
乘法器
快速舍入
基于FPGA的高速流水线浮点乘法器设计
FPGA
布思算法
部分积压缩
流水线
浮点乘法器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的全流水双精度浮点矩阵乘法器设计
来源期刊 智能系统学报 学科 工学
关键词 矩阵乘法 现场可编程门阵列(FPGA) 环路流水线 C-slow时序重排技术 乘法器设计
年,卷(期) 2012,(4) 所属期刊栏目
研究方向 页码范围 302-306
页数 5页 分类号 TP332.2
字数 3958字 语种 中文
DOI 10.3969/j.issn.1673-4785.201202002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘文鹏 中国科学院半导体研究所神经网络实验室 11 43 5.0 6.0
2 龚国良 中国科学院半导体研究所神经网络实验室 12 60 4.0 7.0
3 鲁华祥 中国科学院半导体研究所神经网络实验室 46 358 8.0 17.0
4 刘沛华 中国科学院半导体研究所神经网络实验室 3 21 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (37)
参考文献  (4)
节点文献
引证文献  (11)
同被引文献  (4)
二级引证文献  (4)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(5)
  • 参考文献(1)
  • 二级参考文献(4)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(4)
  • 引证文献(4)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(4)
  • 引证文献(4)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
矩阵乘法
现场可编程门阵列(FPGA)
环路流水线
C-slow时序重排技术
乘法器设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
智能系统学报
双月刊
1673-4785
23-1538/TP
大16开
哈尔滨市南岗区南通大街145-1号楼
2006
chi
出版文献量(篇)
2770
总下载数(次)
11
总被引数(次)
12401
论文1v1指导