基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高DDR3控制器访存效率,设计了基于DDR3存储器预取访问数据长度的数据缓冲机制,将访存请求分为三种基本类型并分别排队处理,降低数据丢弃和实际动态随机访问存储器访问发生次数.针对图像和视频类应用程序的实验结果表明,相对于传统先到先服务的DDR3访存控制器,该机制取得了平均21.3%、最好51.3%的性能提升,硬件开销在可接受范围内.
推荐文章
高速DDR3存储控制器的时钟偏差控制和优化
DDR3存储控制器
布图布局
时钟树
手动干预
时钟偏差
基于DDR3 SDRAM的高速大容量数据缓存设计
DDR3 SDRAM
FIFO
高速
大容量
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于DDR3访存优化的数据缓冲机制
来源期刊 国防科技大学学报 学科 工学
关键词 DDR3控制器 访存优化 数据缓冲
年,卷(期) 2017,(6) 所属期刊栏目 航天工程· 计算机科学与技术
研究方向 页码范围 39-44
页数 6页 分类号 TN95
字数 5609字 语种 中文
DOI 10.11887/j.cn.201706007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈胜刚 国防科技大学计算机学院 5 11 3.0 3.0
3 刘胜 国防科技大学计算机学院 13 38 3.0 5.0
6 付兴飞 国防科技大学计算机学院 1 3 1.0 1.0
7 曾思 国防科技大学计算机学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (10)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DDR3控制器
访存优化
数据缓冲
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
国防科技大学学报
双月刊
1001-2486
43-1067/T
大16开
湖南省长沙市开福区德雅路109号
42-98
1956
chi
出版文献量(篇)
3593
总下载数(次)
5
总被引数(次)
31889
论文1v1指导