基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了进一步提高数据存储容量和速度,在现有的NAND Flash存储芯片控制器研究基础上,提出使用单个NAND Flash存储芯片控制器并行地处理多片NAND Flash存储芯片的设计架构,克服了以往多通道设计中采用多个控制器之间复杂的同步性问题.采用流水线技术和乒乓操作,有效地提高数据访问速度.基于FPGA的板级测试结果表明控制器的功能正确,并且在系统时钟频率50 MHz下,读速度为626 MB/s,写速度为50.8 MB/s,性能优良.
推荐文章
支持ONFI协议的NAND Flash控制器设计
固态硬盘
控制器
NANDFlash
ONFI协议
基于FPGA的NAND控制器设计与实现
FPGA
状态机
NAND控制器
接口
基于NAND Flash的海量存储器的设计
NAND Flash
海量存储
并行操作
坏块管理
ECC校验
基于NAND Flash的存储设备设计与实现
AXI总线
SSD存储
DMA
NANDFlash
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多通道NAND Flash存储芯片控制器的设计与实现
来源期刊 无线电工程 学科 工学
关键词 NAND Flash存储芯片控制器 并行处理 流水线技术 乒乓操作
年,卷(期) 2018,(9) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 810-815
页数 6页 分类号 TN919
字数 3391字 语种 中文
DOI 10.3969/j.issn.1003-3106.2018.09.18
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈万培 扬州大学信息工程学院 61 151 6.0 9.0
2 陶莉 扬州大学信息工程学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (26)
共引文献  (18)
参考文献  (15)
节点文献
引证文献  (1)
同被引文献  (13)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(5)
  • 参考文献(1)
  • 二级参考文献(4)
2008(4)
  • 参考文献(1)
  • 二级参考文献(3)
2009(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(3)
  • 参考文献(2)
  • 二级参考文献(1)
2011(5)
  • 参考文献(2)
  • 二级参考文献(3)
2012(3)
  • 参考文献(1)
  • 二级参考文献(2)
2013(3)
  • 参考文献(2)
  • 二级参考文献(1)
2014(5)
  • 参考文献(1)
  • 二级参考文献(4)
2015(3)
  • 参考文献(1)
  • 二级参考文献(2)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
NAND Flash存储芯片控制器
并行处理
流水线技术
乒乓操作
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导