基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了设计合理高效的时钟树网络,对建立和保持时间约束以及时钟偏差进行分析,基于28 nm工艺设计了一款高速数字芯片,采用Innovus工具实施布局布线,在时钟树综合(CTS,clock tree synthesis)阶段采用CCOpt(clock concurrent optimization)技术,合理利用时钟偏差,同时优化时钟路径和逻辑路径,对时钟网络进行优化,并考察时钟树延时、时序和时钟网络功耗等指标.结果标明:与传统CTS技术相比,采用CCOpt技术时,最差时序违例和违例路径数量减少50%;布局布线时间减少2 h;芯片时钟网络内部互连功耗减少55%,泄漏功耗减少80%,有效提高了数字芯片的性能.
推荐文章
基于28 nm工艺数字芯片的时钟树设计
数字芯片
时钟树设计
数字集成电路
物理设计
时钟树综合
时钟偏移
插入延迟
基于28 nm工艺的芯片时钟树研究
28nm工艺
useful skew
early clock
时钟树综合
布局布线
Innovus工具
65nm CMOS工艺时钟发生器的设计与实现
Delta-sigma
模数转换器
抖动
锁相环
基于28 nm CMOS工艺的鉴频鉴相器和电荷泵设计
高性能
鉴频鉴相器
电荷泵
源极开关
电流失配
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于28 nm工艺的CCOpt技术高效时钟树设计
来源期刊 天津工业大学学报 学科 工学
关键词 数字芯片 CCOpt 有用偏差 时钟树综合 时序约束 功耗
年,卷(期) 2019,(2) 所属期刊栏目 电子信息与自动化
研究方向 页码范围 62-67
页数 6页 分类号 TN431.2
字数 4182字 语种 中文
DOI 10.3969/j.issn.1671-024x.2019.02.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吕英杰 南开大学电子信息与光学工程学院 38 92 6.0 8.0
2 陈力颖 天津工业大学电子与信息工程学院 18 24 3.0 3.0
3 翦彦龙 天津工业大学电子与信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (17)
参考文献  (17)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(3)
  • 参考文献(2)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(3)
  • 参考文献(2)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(3)
  • 参考文献(3)
  • 二级参考文献(0)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字芯片
CCOpt
有用偏差
时钟树综合
时序约束
功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
天津工业大学学报
双月刊
1671-024X
12-1341/TS
大16开
天津市西青区宾水西道399号
6-164
1982
chi
出版文献量(篇)
2765
总下载数(次)
7
论文1v1指导