基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章通过分析共源共栅功率放大器的基本原理,提出了一种新颖的基于cascode级间电路结构,通过优化电路级间的阻抗匹配的设计思路.同时采用55 nm RF CMOS硅基工艺设计并制作出一款工作于Ka频段的功率放大器.与传统的CMOS功率放大器相比,具有高增益、低功耗、高功率等特点.经过实物加工及裸片测试,结果表明设计的功率放大器在工作频率为27~32 GHz时,小信号增益为19~20 dB,输出1 dB压缩点为12 dBm,最大饱和输出功率为15 dBm,最大功率附加效率为21.5%,该放大器芯片尺寸为780μm×710μm.
推荐文章
高线性度 CMOS射频 AB类功率放大器设计
AB类
射频功率放大器
CMOS
线性度
效率
基于65 nm CMOS工艺的D波段功率放大器设计
D波段
CMOS
功率放大器
中和
变压器
0.18 μm CMOS高效高增益功率放大器设计
功率放大器
自偏置
共源共栅
音频功率放大器的CMOS电路设计
音频功放
放大器
模拟CMOS
电路仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于cascode结构的Ka频段CMOS功率放大器设计
来源期刊 现代信息科技 学科
关键词 功率放大器 共源共栅 CMOS
年,卷(期) 2021,(5) 所属期刊栏目 电子工程|Electronic Engineering
研究方向 页码范围 60-62,66
页数 4页 分类号 TN722
字数 语种 中文
DOI 10.19850/j.cnki.2096-4706.2021.05.014
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(3)
  • 参考文献(0)
  • 二级参考文献(3)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(3)
  • 参考文献(0)
  • 二级参考文献(3)
2017(2)
  • 参考文献(2)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
功率放大器
共源共栅
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代信息科技
半月刊
2096-4706
44-1736/TN
16开
广东省广州市白云区机场路1718号8A09
46-250
2017
chi
出版文献量(篇)
4784
总下载数(次)
45
总被引数(次)
3182
论文1v1指导