基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
数字通道测试速率的不断提升以及单块板卡的集成度越来越高是当今大规模集成电路(SOC)测试系统发展的趋势,由于测试系统高速数字通道校准的特殊性以及缺少对高速数字通道校准方法及技术规范的研究,当前高速数字通道普遍缺乏可靠的量值溯源途径.论文提出了一种集成电路测试系统高速数字通道校准装置架构设计方法,该方案具备一定的创新性,可以实现校准装置的通用性、便携性以及校准过程的自动化.
推荐文章
混合集成电路测试系统校准装置架构设计磁
混合集成电路测试系统
校准
虚拟仪器
集成电路测试系统延迟线性能分析
集成电路测试
延迟线
分辨率
精度
CMOS
如何保证集成电路的测试质量
集成电路测试
硬件
软件
结果分析
管理
基于PMU的小型集成电路测试系统实现及性能分析
集成电路
精密测量单元
直流参数测试
性能分析
嵌入式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 集成电路测试系统高速数字通道校准装置架构设计
来源期刊 舰船电子工程 学科 工学
关键词 集成电路测试系统 高速 校准
年,卷(期) 2022,(2) 所属期刊栏目 测试与试验评估
研究方向 页码范围 161-164
页数 4页 分类号 TN4
字数 语种 中文
DOI 10.3969/j.issn.1672-9730.2022.02.035
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2022(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
集成电路测试系统
高速
校准
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
舰船电子工程
月刊
1672-9730
42-1427/U
大16开
湖北省武汉市
1981
chi
出版文献量(篇)
9053
总下载数(次)
18
总被引数(次)
27655
论文1v1指导