基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于Blahut提出的RS(Reed-Solonion)码时域译码算法,提出了一种时域RS译码器,详细讨论了 FPGA(现场可编程门阵列)实现该译码器的过程,并以六进制RS(63,47)码为例对用FFGA实现的 RS译码器性能进行了分析,该译码器输入码流速率可达6 Mbit/s,占用的FPGA(SpartanⅡ系列)的资源不到相应频域译码器的一半.
推荐文章
快速Reed-So1omon译码器IP软核设计研究
知识产权
RS译码器
仿真
实现
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
高速RS编译码器的设计及其FPGA实现
里所(RS)编译码
现场可编程门阵列(FPGA)
域乘法
迭代译码算法
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 时域Reed-So1omon译码器及其在FPGA上的实现
来源期刊 南京邮电学院学报(自然科学版) 学科 工学
关键词 Reed-Solomon码 时域译码 现场可编程门阵列
年,卷(期) 2001,(3) 所属期刊栏目 技术报告
研究方向 页码范围 67-71,76
页数 6页 分类号 TN911.22
字数 5391字 语种 中文
DOI 10.3969/j.issn.1673-5439.2001.03.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张力军 南京邮电学院通信工程系 97 710 14.0 21.0
2 单方骥 南京邮电学院通信工程系 9 45 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Reed-Solomon码
时域译码
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南京邮电大学学报(自然科学版)
双月刊
1673-5439
32-1772/TN
大16开
南京市亚芳新城区文苑路9号
1960
chi
出版文献量(篇)
2234
总下载数(次)
13
总被引数(次)
14649
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导