基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速乘法器在数字信号处理等方面具有重要的应用价值,而且正成为许多高速电路设计的瓶颈.目前大多乘法器是在针对具体工艺的技术上进行设计,而本文设计实现的乘法器是建立在RTL基础上的,可以十分方便应用在不同的工艺.设计的乘法器采用了Booth编码和Wallace-Tree及Carry-Look-Ahead相结合的方法,最长延时可以达到4.2ns(0.35u 3.3V 25℃).
推荐文章
高速可重组16×16乘法器的设计
乘法器
Booth算法
Wallace树形结构
超前进位加法器
流水
定点符号高速乘法器的设计与FPGA实现
乘法器
FPGA
修正布斯算法
华莱士树
42压缩器
采用Booth算法的16×16并行乘法器设计
乘法器
Booth算法
Wallace树
超前进位加法器
DSP专用高速乘法器的设计
乘法器
Booth编码算法
Wallace树形结构
快速超前进位加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 16X16无符号/有符号可综合高速乘法器的设计
来源期刊 集成电路应用 学科 工学
关键词 Booth编码 Wal1ace-Tree Carry-Look-ahead
年,卷(期) 2002,(9) 所属期刊栏目 设计新技术
研究方向 页码范围 30-32
页数 3页 分类号 TN91
字数 1263字 语种 中文
DOI 10.3969/j.issn.1674-2583.2002.09.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈志军 3 2 1.0 1.0
2 唐伟 3 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Booth编码
Wal1ace-Tree
Carry-Look-ahead
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
集成电路应用
月刊
1674-2583
31-1325/TN
16开
上海宜山路810号
1984
chi
出版文献量(篇)
4823
总下载数(次)
15
论文1v1指导