原文服务方: 微电子学与计算机       
摘要:
RNS(余数数制系统)是一种整数运算系统,在粒度精确性,能源损耗和响应速度上有很大的优势.从RNS到二进制数的输入输出转换是基于余数算法的专用架构实现的关键.本文提出了一个基于N类模的RNS与有符号二进制量的通用转换算法在FPGAs的乘法器上的实现过程.该算法能更有效地进行有符号数与RNS的转换.基于该算法类型乘法器在同类型乘法器中显示出了速度优势.文章中该架构被映射到Altera的10K系列的FPGA上.
推荐文章
54位高速冗余二进制乘法器的设计
冗余二进制乘法器
布斯编码
部分积
并行前缀加法器
64位高性能冗余二进制-二进制数转换器的设计
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
64位高性能冗余二进制-二进制数转换器的设计
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
二进制有符号码与补码的快速转换电路研究
二进制有符号码
二进制补码
超前进位选择加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA乘法器架构的RNS与有符号二进制量转换
来源期刊 微电子学与计算机 学科
关键词 RNS(余数数制系统) FPGA(现场可编程门阵列) 乘法器
年,卷(期) 2005,(11) 所属期刊栏目
研究方向 页码范围 148-150,153
页数 4页 分类号 TP332
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2005.11.043
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张曦煌 江南大学信息工程学院 134 1137 14.0 27.0
2 叶春 江南大学信息工程学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (4)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
RNS(余数数制系统)
FPGA(现场可编程门阵列)
乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导