原文服务方: 微电子学与计算机       
摘要:
本文研究了用32×8乘法器完成32×32乘法累加器的算法实现.将32×8乘法器计算出的结果作为下一次32×8乘法计算的部分积来完成4次32×8乘法结果的累加操作,减小了硬件开销.同时为满足累加操作的需要,对Booth算法的补偿常数的数值也做了修正.
推荐文章
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
32位可重构多功能乘法器的设计与实现
乘法器
booth算法
可重构
SIMD
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
LSRISC 32位浮点阵列乘法器的设计
浮点
乘法阵列
乘法器
CSA加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32×8乘法器完成32×32乘加器的算法及实现
来源期刊 微电子学与计算机 学科
关键词 乘法器 算法 vHDL
年,卷(期) 2002,(3) 所属期刊栏目 微电子技术
研究方向 页码范围 21-23
页数 3页 分类号 TP3
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2002.03.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 于敦山 北京大学微电子所 29 66 4.0 6.0
2 田泽 中科院微电子中心 3 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
算法
vHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导