基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
加法运算是数字信号处理最基本的运算,随着各种可编程逻辑器件在数字信号处理领域越来越多的应用,高速加法器在可编程器件上的研究应该得到人们的重视.文章根据VirtexTM-E器件的特点,分析了各种常用加法器结构在可编程器件上实现的可行性和将遇到的问题,给出了一种适于可编程器件的行波进位/跳跃进位加法器实现形式.
推荐文章
系统可编程器件CPLD的配置方法
系统可编程器件
电子设计自动化工具
应用可编程器件GAL设计多路竞赛抢答器
可编程器件GAL
抢答器
多路
应用
基于Han-Carlson结构的加法器优化设计
并行前缀加法器
Han-Carlson结构
优化
面积
功耗
快速浮点加法器设计研究
混合加法器
LOPV电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于可编程器件的加法器结构研究
来源期刊 计算机工程与应用 学科 工学
关键词 加法器 FPGA VirtexTM-E
年,卷(期) 2002,(24) 所属期刊栏目 博士论坛
研究方向 页码范围 46-49
页数 4页 分类号 TP332.2+1
字数 4427字 语种 中文
DOI 10.3321/j.issn:1002-8331.2002.24.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨靓 36 234 10.0 14.0
2 黄士坦 86 744 15.0 22.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (9)
同被引文献  (0)
二级引证文献  (12)
1993(2)
  • 参考文献(2)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2004(1)
  • 引证文献(1)
  • 二级引证文献(0)
2005(2)
  • 引证文献(2)
  • 二级引证文献(0)
2006(3)
  • 引证文献(1)
  • 二级引证文献(2)
2007(5)
  • 引证文献(2)
  • 二级引证文献(3)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
加法器 FPGA VirtexTM-E
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导