基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
以顺序状态逻辑有限状态机的设计为例,简要介绍了用Verilog语言进行集成电路设计的一般过程,并在ModelSim和DC环境下成功地进行了仿真和综合.
推荐文章
基于Verilog HDL的DDS设计与仿真
直接数字频率合成器
现场可编程门阵列
Verilog HDL
QuartusⅡ
IP核
基于Verilog-HDL的逻辑分析卡中双向端口的设计
Verilog-HDL
逻辑分析卡
inout
硬件测试法
RAM
基于Verilog HDL的MTM总线主模块有限状态机设计
Verilog
HDL
有限状态机
MTM总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Verilog的顺序状态逻辑FSM的设计与仿真
来源期刊 微型机与应用 学科 工学
关键词 Verilog 顺序状态逻辑 FSM
年,卷(期) 2004,(6) 所属期刊栏目 硬件纵横
研究方向 页码范围 22-24,38
页数 4页 分类号 TP3
字数 2366字 语种 中文
DOI 10.3969/j.issn.1674-7720.2004.06.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 成运 长沙国防科技大学计算机学院 1 0 0.0 0.0
5 张波云 长沙国防科技大学计算机学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Verilog
顺序状态逻辑
FSM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术与网络安全
月刊
2096-5133
10-1543/TP
大16开
北京市海淀区清华东路25号(北京927信箱)
82-417
1982
chi
出版文献量(篇)
10909
总下载数(次)
33
总被引数(次)
35987
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导