基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高性能乘法器是现代微处理器中的重要部件,乘法器完成一次乘法操作的周期基本上决定了微处理器的主频.传统的乘法器的设计,在最终的乘积项求和时,常采用阵列相加或叠代相加的方法,不适用中小规模的微处理器的设计.该文提出的32位乘法器,采用了Booth编码、4-2压缩器、Wallace树算法以及超前进位加法器等多种算法和技术,在节约面积的同时,获得了高速度的性能.
推荐文章
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
LSRISC 32位浮点阵列乘法器的设计
浮点
乘法阵列
乘法器
CSA加法器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
32位可重构多功能乘法器的设计与实现
乘法器
booth算法
可重构
SIMD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位快速乘法器的设计
来源期刊 合肥工业大学学报(自然科学版) 学科 工学
关键词 乘法器 Booth编码 超前进位加法器 Wallace树算法
年,卷(期) 2004,(9) 所属期刊栏目
研究方向 页码范围 1099-1102
页数 4页 分类号 TP342.21
字数 2170字 语种 中文
DOI 10.3969/j.issn.1003-5060.2004.09.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 詹文法 合肥工业大学电气与自动化工程学院 15 205 8.0 14.0
2 杨羽 合肥工业大学电气与自动化工程学院 9 42 4.0 6.0
3 汪国林 合肥工业大学电气与自动化工程学院 13 48 4.0 6.0
4 张珍 合肥工业大学电气与自动化工程学院 4 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (18)
参考文献  (9)
节点文献
引证文献  (5)
同被引文献  (3)
二级引证文献  (6)
1961(2)
  • 参考文献(2)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(2)
  • 参考文献(1)
  • 二级参考文献(1)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
乘法器
Booth编码
超前进位加法器
Wallace树算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
合肥工业大学学报(自然科学版)
月刊
1003-5060
34-1083/N
大16开
合肥市屯溪路193号
26-61
1956
chi
出版文献量(篇)
7881
总下载数(次)
18
总被引数(次)
57827
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导