基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
作者采用D-FF触发器、鉴相器和VCO构成的锁相环,研制出了码率为10.709 Gbit/s的时钟数据再生模块.该模块的中心工作码率可在9.5~11 Gbit/s之间设定,锁定带宽Δf≈110MHz,输入信号幅度VINp-p80~1600mV,输出信号幅度VD-p-p≈900mV,输出信号抖动均方根值JD-RMS≈1.5~1.6ps、抖动峰峰值JD-p-p≈7~8ps.
推荐文章
基于FPGA的低抖动时钟锁相环设计方法
锁相环
数字时钟管理器
FPGA
可移植性
锁相环在处理器时钟设计中的应用
字:锁相环
时钟产生
频率合成
相位同步
噪声抑制
时钟偏斜相位抖动
卫星时钟信号功分网络对锁相环电路干扰分析
卫星
时钟信号功分网络
锁相环电路
失锁
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于锁相环的10.709 Gbit/s时钟数据再生模块
来源期刊 电子学报 学科 工学
关键词 CDR 时钟数据再生 10.709Gbit/s光接收机 锁相环
年,卷(期) 2005,(8) 所属期刊栏目 科研通信
研究方向 页码范围 1509-1511
页数 3页 分类号 TN305
字数 1575字 语种 中文
DOI 10.3321/j.issn:0372-2112.2005.08.036
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王勇 北京大学电子学系区域光纤通信网与新型光通信系统国家重点实验室 174 1521 21.0 32.0
2 王子宇 北京大学电子学系区域光纤通信网与新型光通信系统国家重点实验室 18 65 5.0 7.0
3 姚宏颖 北京大学电子学系区域光纤通信网与新型光通信系统国家重点实验室 2 9 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (3)
二级引证文献  (6)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
CDR
时钟数据再生
10.709Gbit/s光接收机
锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导