基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种高性能32位无符号乘法器的实现,它采用Booth编码为Radix-4的Wallace树算法结构,并以全定制设计方法实现,使用硅生产流片进行功能及性能验证.
推荐文章
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
32位可重构多功能乘法器的设计与实现
乘法器
booth算法
可重构
SIMD
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
LSRISC 32位浮点阵列乘法器的设计
浮点
乘法阵列
乘法器
CSA加法器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位乘法器的实现
来源期刊 高性能计算技术 学科 工学
关键词 乘法器 Booth编码 Wallace树 电路设计 版图设计
年,卷(期) 2006,(4) 所属期刊栏目 高性能计算热点技术
研究方向 页码范围 44-47
页数 4页 分类号 TP332
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭桂香 4 0 0.0 0.0
2 吕文斌 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘法器
Booth编码
Wallace树
电路设计
版图设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高性能计算技术
双月刊
32-1679/TP
江苏省无锡33信箱353号
chi
出版文献量(篇)
1235
总下载数(次)
12
总被引数(次)
1405
论文1v1指导