原文服务方: 微电子学与计算机       
摘要:
为使高性能超标量处理器能够完成多条指令并行,寄存器堆需要提供多端口的高速访问.文章介绍了一种可写穿的16端口寄存器堆存储单元设计,在1.8V 0.18μm CMOS工艺下,该存储单元的10个读口和6个写口均可以独立访问.存储单元设计中考虑了紧凑性、可靠性和功耗问题,并且制定了长线规划来减少版图设计中串扰噪声对功能的影响.仿真结果表明,该存储单元可以作为一种更优的实现方法,工作在500MHz主频下的寄存器堆内.
推荐文章
动态可配置片上数据存储单元设计
动态可配置
Cache
SPM
状态机
SPM操作函数
SRAM 6T存储单元电路的PSPICE辅助设计
静态随机存储器
双稳态
单元电路
尺寸,仿真
基于FPGA的在线可写CAM存储器设计
CAM存储器
查找表
在线可写
FPGA
应用于超低电压下的 SRA M存储单元设计
随机静态存储器(SRAM )
低电压
低功耗
存储单元
多阈值
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可写穿的16端口存储单元定制设计
来源期刊 微电子学与计算机 学科
关键词 存储单元 寄存器堆 定制设计
年,卷(期) 2006,(12) 所属期刊栏目
研究方向 页码范围 33-37
页数 5页 分类号 TN432
字数 语种 中文
DOI 10.3969/j.issn.1000-7180.2006.12.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 侯朝焕 中国科学院声学研究所 156 1085 18.0 25.0
2 张铁军 中国科学院声学研究所 52 240 9.0 12.0
3 王东辉 中国科学院声学研究所 63 370 10.0 17.0
4 于倩 中国科学院声学研究所 8 40 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
存储单元
寄存器堆
定制设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家重点基础研究发展计划(973计划)
英文译名:National Basic Research Program of China
官方网址:http://www.973.gov.cn/
项目类型:
学科类型:农业
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导