基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
复数加法运算复杂,用硬件实现复数加法,需要使用数目众多的加法器,占用大量的面积.通过分析复数加法的运算过程,将计算过程流水化,对各加法器进行有效的复用,设计了一个阵列加法器的电路结构实现其功能,并将其用Verilog硬件设计语言描述后,在Modelsim 6.0中完成了功能验证,在Syplify Pro 7.0中完成了电路综合,并采用ISE 7.1完成了布局布线.功能验证、电路综合及布局布线的结果表明设计正确,实现了复数加法运算,时序性能好,耗用资源少.
推荐文章
基于流水线的自检测进位相关和加法器设计
流水线
进位相关和
校验位
自检测
基于流水线加法器的数字相关器设计
扩频通信
数字相关
FPGA
流水线加法器
相关器
基于流水线结构的浮点加法器IP核设计
浮点加法器
流水线
综合
基于FPGA的快速加法器的设计与实现
加法器
进位
FPGA
Verilog HDL
流水线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于流水线的复数阵列加法器的设计与实现
来源期刊 科学技术与工程 学科 工学
关键词 加法器 超前进位 复数阵列 流水线
年,卷(期) 2007,(12) 所属期刊栏目 论文
研究方向 页码范围 2863-2866,2871
页数 5页 分类号 TP332.21
字数 1201字 语种 中文
DOI 10.3969/j.issn.1671-1815.2007.12.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李云 11 56 5.0 7.0
2 马龙龙 2 2 1.0 1.0
3 冯增喜 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (12)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (2)
2003(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
加法器
超前进位
复数阵列
流水线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科学技术与工程
旬刊
1671-1815
11-4688/T
大16开
北京市海淀区学院南路86号
2-734
2001
chi
出版文献量(篇)
30642
总下载数(次)
83
总被引数(次)
113906
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导