作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了咬尾卷积码的最优和次最优译码算法的实现细节,给出了采用新的蝶形图计算方法和环形内存来节省硬件资源的实现方法,最后给出了次最优算法在FPGA上的实现结果。
推荐文章
基于 SOVA 的固定时延咬尾卷积码译码算法
咬尾卷积码
软输出 viterbi 算法
固定时延
软信息
LTE中卷积码的译码器设计与FPGA实现
LTE
Tail-biting卷积码
维特比译码算法
固定延迟译码
FPGA
LTE系统中咬尾卷积码的编译码算法仿真及性能分析
3GPP长期演进(LTE)
咬尾卷积码
维特比
算法
译码
仿真
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高效咬尾卷积码译码器的设计与仿真
来源期刊 电子元器件应用 学科 工学
关键词 咬尾卷积码 次最优译码算法 蝶形图 FPGA
年,卷(期) 2010,(7) 所属期刊栏目
研究方向 页码范围 61-63
页数 3页 分类号 TN911.22
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马金辉 北京工业大学嵌入式系统重点实验室 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
咬尾卷积码
次最优译码算法
蝶形图
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子元器件应用
月刊
1563-4795
大16开
西安市科技路37号海星城市广场B座240
1999
chi
出版文献量(篇)
5842
总下载数(次)
7
总被引数(次)
11366
论文1v1指导