基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种适用于准循环低密度校验码的低复杂度的高并行度译码器架构.通常准循环低密度校验码不适于设计有效的高并行度高吞吐量译码器.我们通过利用准循环低密度校验码的奇偶校验矩阵的结构特点,将其转化为块准循环结构,从而能够并行化处理译码算法的行与列操作.使用这个架构,我们在Xilinx Virtex-5 LX330 FPGA上实现了(8176,7154)有限几何LDPC码的译码器,在15次迭代的条件下其译码吞吐量达到800Mbps.
推荐文章
基于FPGA的(3,6)LDPC码并行译码器设计与实现
LDPC码
校验矩阵
最小和算法
FPGA
高吞吐率 LD PC码编译码器的 FPGA实现
QC-LDPC
高吞吐率
FPGA
并行结构
最小和
IEEE 802.1 6e中LDPC译码器的实现
WiMAX
IEEE
802.16e
LDPC译码器
部分并行
FPGA
卷积码Viterbi译码器的FPGA设计与实现
卷积码
Viterbi算法
FPGA
VB
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 800Mbps准循环LDPC码译码器的FPGA实现
来源期刊 信号处理 学科 工学
关键词 循环矩阵 准循环低密度奇偶校验码 快速译码
年,卷(期) 2010,(2) 所属期刊栏目 应用
研究方向 页码范围 255-261
页数 7页 分类号 TN911.22
字数 6960字 语种 中文
DOI 10.3969/j.issn.1003-0530.2010.02.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张尔扬 国防科技大学电子科学与工程学院 223 1827 20.0 30.0
2 杨军 国防科技大学电子科学与工程学院 17 110 5.0 9.0
3 许拔 国防科技大学电子科学与工程学院 6 27 3.0 5.0
4 张仲明 国防科技大学电子科学与工程学院 5 26 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (15)
同被引文献  (5)
二级引证文献  (5)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
1978(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(7)
  • 引证文献(6)
  • 二级引证文献(1)
2015(5)
  • 引证文献(5)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
循环矩阵
准循环低密度奇偶校验码
快速译码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信号处理
月刊
1003-0530
11-2406/TN
大16开
北京鼓楼西大街41号
18-143
1985
chi
出版文献量(篇)
5053
总下载数(次)
13
论文1v1指导