基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在地址产生单元中,循环寻址和位反序寻址需要进行大量的正向加法和逆向加法操作,加法器功耗常常在整个地址产生单元占很大比重.提出了一种基于180nm的低功耗16-bit双向进位加法器,采用传输门与互补CMOS混合结构,可进行正向和逆向加法.并在不同的电容负载情况下通过HSPICE在1.8V供电电压下对所提出加法器进行仿真,得到的功耗与功耗延时积(PDP)与传统的28T加法器相比,具有较大改进.
推荐文章
一种自定时的前置进位加法器设计
加法器
自定时
多米诺
前置进位
MCML结构高速低功耗加法器设计
MCML
功耗
加法器
CMOS
低功耗非全摆幅互补传输管加法器
低功耗
全加器
非全摆幅
互补传输管逻辑
加法器
性能改进的16位超前进位加法器
串行进位加法器
超前进位加法器
流水线
逻辑综合
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种低功耗16-bit双向进位加法器设计
来源期刊 信息技术 学科 工学
关键词 加法器 双向进位 低功耗
年,卷(期) 2010,(6) 所属期刊栏目 应用技术
研究方向 页码范围 79-82
页数 分类号 TP331
字数 2549字 语种 中文
DOI 10.3969/j.issn.1009-2552.2010.06.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋剑飞 上海交通大学微电子学院 29 89 3.0 9.0
2 廖春和 上海交通大学微电子学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
加法器
双向进位
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息技术
月刊
1009-2552
23-1557/TN
大16开
哈尔滨市南岗区黄河路122号
14-36
1977
chi
出版文献量(篇)
11355
总下载数(次)
31
论文1v1指导