基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着SoC芯片内部总线带宽的需求增加,内存控制器的吞吐性能受到诸多挑战.针对提升带宽性能的问题,可以从两个方面考虑,一个办法是将内存控制器直接跟芯片内部几个主要占用带宽的模块连接,还要能够对多个通道进行智能仲裁,让他们的沟通不必经过内部的AMBA总线,甚至设计者可以利用高效能的AXI总线来加快SoC的模块之间的数据传输.另一个办法就是分析DDR2 SDRAM的特性后设计出带有命令调度能力的控制器来减少读写次数,自然就能够降低SoC芯片的功耗,为了节能的考虑还要设计自动省电机制.本文为研究DDR2 SDRAM控制器性能的提升提供良好的思路.
推荐文章
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高效能,低功耗DDR2控制器的硬件实现
来源期刊 中国集成电路 学科 工学
关键词 SoC AMBA DDR2 SDRAM
年,卷(期) 2011,(5) 所属期刊栏目 设计
研究方向 页码范围 58-65
页数 分类号 TP332
字数 5839字 语种 中文
DOI 10.3969/j.issn.1681-5289.2011.05.011
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈宏铭 北京大学上海微电子研究院 8 47 4.0 6.0
2 程玉华 北京大学上海微电子研究院 10 47 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (24)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (6)
二级引证文献  (6)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
SoC
AMBA
DDR2
SDRAM
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导